

## TEORÍA 1er. Parcial (5 cuestiones) (6 puntos). Puntuación: BIEN +1.2 ptos., MAL -0.3 ptos, N.C.: 0

1. Dado el circuito de la figura, indique el valor de la tensión en Vs, cuando Ve = 5V.



2. A la vista de los datos que se suministran, ¿Cuál será el valor de R2 que dejará al transistor en el límite entre la zona activa y la de saturación, si la tensión de entrada Ve es de 1.7V ?



3. En la puerta lógica de la figura, la tensión de salida cuando A=B='1' es:



 El circuito de la figura está compuesto de puertas de la misma familia TTL. Determine cuál de las siguientes respuestas es la CORRECTA:



En el caso D) se activa B. A, C y D errain en alta impedancia

Fa B = '1"

- Considere el circuito adjunto y los parámetros característicos siguientes. Si se trata de salidas en colector abierto, indique la respuesta correcta.
  - [A] El circuito funciona correctamente con una  $R_{PU} = 1.2k$
  - [B] El circuito funciona correctamente con una R<sub>PU</sub> = 3k
  - [C] El circuito funcionará correctamente si quitamos la R<sub>PU</sub>
  - [D] El circuito funciona correctamente con una  $R_{PU} = 0.5k$

| V <sub>IHmin</sub> | V <sub>ILmax</sub> V <sub>OHmin</sub> |                                               | $V_{OLmax}$ |  |
|--------------------|---------------------------------------|-----------------------------------------------|-------------|--|
| 2.5 V              | 0.8 V                                 | 3.0 V                                         | 0.5 V       |  |
| I <sub>IHmax</sub> | I <sub>ILmax</sub>                    | I <sub>OHmax</sub> (fugas) I <sub>OLmax</sub> |             |  |
| 300 μΑ             | -0.36 mA                              | 100 μΑ                                        | 7 mA        |  |



Para que funcione, basta un que el "1" sea ?, VIHanh Si usamos Vormin, también será computible y aclemás NMH > 0. En este caso la cota sugerior de Rom será menose

TEORÍA 2º. Parcial (8 cuestiones) (6 puntos). Puntuación: BIEN +0.75 ptos., MAL -0.18 ptos, N.C.: 0

1. Sea la puerta de transmisión de la figura, que emplea un transistor con una |V<sub>T</sub>|=1.2V. Si se aplican 5V en los terminales V<sub>IN</sub> y G. ¿Qué voltaje se obtendrá en el terminal V<sub>OUT</sub>?

1.2V [B] 3.8V [C] 0V

[D] 5V

Es una puerta de transmisioni
NPVOS
Defrada el "1" de entrada
Vont = Vin -NTI = 5 - 1.2 = 3.8 V

2. Señalar la afirmación FALSA entre las siguientes relacionadas con la tecnología CMOS:

[A] En la actualidad la corriente total de pérdidas (corrientes de fuga) en un chip CMOS es muy importante, ya que la densidad de integración supera los 1000 millones de transistores/chip.

[B] La tecnología BiCMOS es un híbrido con el núcleo lógico CMOS y salidas bipolares que proporcionan una mayor corriente de salida.

El consumo dinámico de los circuitos de tecnología CMOS es máximo con frecuencias de trabajo próximas a [C]

cero. Pd =  $(Vdd)^2 Cd f f f f economica . Si f 20 <math>\rightarrow$  Pd  $\approx$  0 Una de las principales características de la tecnología CMOS es su alta inmunidad al ruido, muy superior a la de la tecnología TTL.

3. Señalar la afirmación FALSA de entre las siguientes relacionadas con la tecnología CMOS:

- [A] Los circuitos CMOS con transistores de mayores dimensiones (W/L) tendrán menor retardo de conmutación.
- Como los circuitos CMOS tienen un consumo muy bajo, se pueden integrar muchas puertas lógicas de esta tecnología en un chip, pudiéndose implementar por ejemplo, microprocesadores potentes en un solo chip.

Para una tensión de alimentación V<sub>DD</sub> mayor, un circuito CMOS será más rápido, aunque consumirá más potencia.

Con mayor capacidad parásita en la salida, el retardo del circuito CMOS será menor. [D]

4. Acerca del proceso de fabricación y diseño de los chips VLSI CMOS, indique la respuesta FALSA:

- [A] Las vías son contactos verticales entre capas metálicas depositadas en distintos niveles.
- La oblea de silicio tipo P actúa como sustrato de los transistores NMOS y el pozo-N actúa como sustrato de los transistores PMOS.
- Se suele emplear un láser de luz UV (ultravioleta) para proyectar las máscaras en la oblea. [C]

[D] En el diseño full-custom, las celdas se disponen en filas que comparten las mismas líneas metálicas de £5.70 consesponde al dijeno basado la celda oriandar alimentación (V<sub>DD</sub> y GND).

5. Dada la celda de memoria de la figura, indique la respuesta FALSA:

[A] Es la celda que utiliza la memoria Flash, basada en un transistor FAMOS.

- La información se almacena como carga eléctrica (electrones) en la puerta flotante.
- La lectura requiere de tensiones más elevadas de lo normal, típicamente 12V.
- [D] Se trata de una memoria no volátil, pues la puerta flotante está rodeada de aislante.

lu el borrado y la escritura,
que a variar y Menar la puerta flotante
de aislante.

Puerta flotante Puerta **Fuente** Drenador tox n+\_ Substrato

atraverando la capa

- 6. Dada la celda de memoria de la figura, indique la respuesta CORRECTA:
  - [A] Es una celda de memoria DRAM (Dynamic RAM).
  - [B] Es una memoria no volátil, pues el latch interno regenera la señal e impide que se pierda la información.
  - [C] Para escribir un '1' en la celda (Q='1' y /Q='0'), hay que colocar un '0' en /BL y un '1' en BL, y a continuación se habilita la celda poniendo WL='0'.
  - [D] En la lectura se efectúa una precarga de las líneas de bit (BL y /BL) a V<sub>DD</sub> y se habilita la celda con WL='1'.



- 7. A la vista del siguiente cronograma, indique la respuesta FALSA:
  - [A] t<sub>RC</sub> es el tiempo mínimo del ciclo de lectura.
  - [B] t<sub>CO</sub> es el tiempo de acceso desde la activación del
  - [C] La figura representa el cronograma de lectura de una memoria SRAM.
  - [D] El diagrama es incorrecto: la activación del /CS debe ser anterior al cambio de dirección.



- 8. Acerca del siguiente diagrama, podemos afirmar que:
  - [A] Se trata del diagrama de una memoria RAM estática, de capacidad 2<sup>N</sup>x1 bit y con entrada/salida de datos independientes.
  - [B] Es una memoria RAM dinámica. con dos entradas de selección de chip (/RAS) y (/CAS) activas a nivel bajo.
  - [C] Representa la estructura interna de una memoria RAM dinámica con 2<sup>N</sup> palabras de 1 bit.
  - [D] Representa la estructura interna de una RAM dinámica, que refresca toda una fila de la matriz, cada vez que activamos la línea de refresco (/CAS)



de una RAM dinámica, que refresca toda una fila de la matriz, cada vez que activamos la línea de refresco (/CAS)

1) Fila, act. Van do RAS

2) (olumn, acfivando CAS

Lapacidad = 2 pala bres x 4 bit libra de detos

Apellidos: Nombre:

## **PROBLEMA 1 (4 PTOS)**

El circuito de la figura es un inversor NMOS y la gráfica adjunta muestra las curvas características del MOSFET. Se pide:

**Nota:** En zona óhmica utilice la expresión aproximada  $R_{ON} \approx 1/(2K(V_{GS} - V_T))$ , y en saturación  $I_{DS} = K(V_{GS} - V_T)^2$ 





[A] (0.4p) A partir de la gráfica adjunta, justifique adecuadamente como obtener el valor de V<sub>T</sub> y la K del MOSFET

Observando las curvas para  $V_{GS}$ , el incremento es 1V y la última es 3V, luego  $V_T=2V$  A partir de la curva de  $V_{GS}=5V$ , se obtiene:  $K=0.9mA/(5-2)^2=0.9/9=0.1mA/V^2$ 

| V <sub>T</sub> =2V | $K = 0.1 \text{ (mA/V}^2)$ |
|--------------------|----------------------------|
|--------------------|----------------------------|

[B] (0.8p) A partir de este apartado, considere  $V_T=2$  y K= 0.1mA/ $V^2$ . Calcule analíticamente el punto de trabajo Q ( $V_{GS}$ ,  $V_{DS}$ ,  $I_{DS}$ ) cuando la entrada es  $V_i=3V$ . Justifique la respuesta y compruebe la zona de trabajo. (Sugerencia: suponga inicialmente que se encuentra en saturación).

 $V_{GS}=V_i=3V>V_T \Rightarrow$  Conduce Suponiendo saturación:  $I_{DS}=0.1(3-2)^2=0.1\text{mA}$ , luego  $V_{DS}=5V-20k \times 0.1\text{mA}=5-2=3V$ 

Comprobación de saturación: V<sub>DS</sub> = 3V > V<sub>GS</sub>-V<sub>T</sub>=3V-2V=1V, entonces SAT OK

| $V_{GS} = 3(V)$ | $V_{DS} = 3(V)$ | $I_{DS} = 0.1 \text{ (mA)}$ | Zona: SAT |
|-----------------|-----------------|-----------------------------|-----------|
| 00 ( )          | DO ( )          | ,                           |           |

[C] (0.8p) Calcule analíticamente el punto de trabajo Q ( $V_{GS}$ ,  $V_{DS}$ ,  $I_{DS}$ ) y el valor lógico de salida  $V_o$  con una entrada a  $V_i$  = 1V. Justifique la respuesta y compruebe la zona de trabajo.

 $V_{GS}=V_i=1V < VT \rightarrow NO$  Conduce, luego está en Corte  $\rightarrow I_{DS}=0$ mA Ecuación de la recta:  $V_{DS}=5V-20k\ I_{DS}$ : con  $I_{DS}=0 \rightarrow V_{DS}=5V-0V=5V$ 

| $V_{GS} = 1V (V)$ $V_{DS} = 5V (V)$ | $I_{DS} = 0 \text{ (mA)}$ | Salida = "1" ('1' ó '0') | Zona: Corte |
|-------------------------------------|---------------------------|--------------------------|-------------|
|-------------------------------------|---------------------------|--------------------------|-------------|

## **EXAMEN DE TCO SOLUCIONES**

[D] (0.8p) Obtenga la ecuación de la recta de carga del circuito. Dibuje sobre las curvas características, la recta de carga y marque los dos puntos de trabajo de los apartados anteriores. <u>Justifique la respuesta, calculando los puntos de corte de la recta de carga sobre los ejes.</u>

Ecuación de la recta:  $V_{DS} = 5V - 20k\ I_{DS}$ Sustituyendo en la ecuación de la recta para  $V_{DS} = 0$  y luego para  $I_{DS} = 0$ , se obtienen los cortes en los ejes. La recta de carga cortará en el eje vertical en  $I_{DSMAX} = 5V/R_D = 5V/20k = 0.25mA$ Y en el eje horizontal en  $V_{DD} = 5V$  (tensión de alimentación)

[E] (1.2p) Partiendo del diseño base del inversor, diseñe una puerta **NAND NMOS** de 2 entradas, y rellene la tabla de verdad adjunta.



Calculamos la  $R_{ON} \approx 1/(2K(V_{GS} - V_T)) = 1/(2x0.1x(5-2))$ = 1/0.6 = 1.666 kOhm,

Por lo que la tensión de salida a nivel bajo la podemos obtener a partir del divisor resistivo formado pr  $R_D$  y dos  $R_{ON}$  en serie: 2x1.666 = 3.333

 $V_{DS}$ = 5V x 2R<sub>ON</sub>/(2R<sub>ON</sub>+R<sub>D</sub>) = 5 x 3.33 / (20+3.33) = 0.714V, correspondiente a un '0' lógico

La salida a nivel alto se produce cuando uno o los dos mosfet están en corte, resultando en  $I_{DS} = 0 mA$ , y por tanto Vo = 5V

| Va | Vb | T1 (OFF/ON) | T2 (OFF/ON) | <b>Salida</b><br>(Valor lógico) | V <sub>o</sub> (V) |
|----|----|-------------|-------------|---------------------------------|--------------------|
| 0  | 0  | Corte       | Corte       | '1'                             | 5V                 |
| 0  | 1  | Corte       | Ohmica      | '1'                             | 5V                 |
| 1  | 0  | Ohmica      | Corte       | '1'                             | 5V                 |
| 1  | 1  | Ohmica      | Ohmica      | '0'                             | 0.714V             |

output

pMOS gull-up

network

nMOS

pull-down network

inputs

Apellidos: Nombre:

## PROBLEMA 2 (Segundo Parcial) (4 PTOS.)

A. (1.5 ptos) Diseñe una función XOR en lógica CMOS complementaria. Dibuje un esquema con transistores.

$$F = A \oplus B = \overline{AB} + A\overline{B}$$

Justifique el diseño resultante indicando si ha comenzado por el bloque NMOS o PMOS.

Nota: utilice el símbolo simplificado de los transistores.

Dada la función F, si negamos dos veces y aplicamos de Morgan, se tiene:

$$F = \overline{AB + AB} = \overline{(A + B).(A + B)} = \overline{G}$$

Por tanto, la función G intermedia se implementará mediante el bloque NMOS.

$$G = (A + \overline{B}).(\overline{A} + B)$$

Las sumas (OR) se implementan mediante estructuras en paralelo. Los productos (AND) se implementan mediante estructuras en serie.

El bloque NMOS se conecta entre la salida y masa.

El bloque PMOS, entre V<sub>DD</sub> y la salida, es el dual del bloque NMOS, esto es:

Las estructuras en paralelo se convierten en estructuras en serie.

Al estar la función sin negar, se podría haber empezado también por el bloque PMOS, pero negando cada una de las entradas.





Si contamos los dos inversores, el total de transistores necesarios en lógica CMOS complementaria sería:

$$N = 2*2$$
 (NOT) + 8 = 12 transistores.

En un diseño tradicional basado en puertas CMOS básicas se tiene:

$$N = 2*2 (NOT) + 2*6 (AND) + 1*6 (OR) = 22 transistores$$

C. **(1 pto)** Realice un nuevo diseño de la función XOR de dos entradas, basado en puertas de transmisión CMOS y las puertas adicionales necesarias. Sugerencia: utilice la estructura básica de un multiplexor de 2 canales.

Podemos plantear el diseño a partir de un MUX de dos canales, B y /B, y una señal de selección SEL=A (obviamente también se podrían elegir los canales A y /A, y una señal de selección SEL=B)

El esquema quedaría así:



La función nos dice que:

Si  $A = "0" \rightarrow F = B$  (está habilitada la puerta de arriba)

Si  $A = "1" \rightarrow F = /B$  (está habilitada la puerta de abajo)

D. (1 pto.) La figura representa el esquema de un semisumador (half adder).



Complete la tabla de verdad del circuito y realice el diseño de este circuito utilizando una **ROM NOR**. Dibuje la estructura interna con transistores e indique el tamaño de la memoria. Justifique el resultado.

Para implementar la tabla de verdad mediante una estructura ROM NOR se utilitzará un decodificador de 2 a 4 para generar las 4 líneas de palabra, que hacen el papel de minitérminos.

Las entradas del decoder son las 2 variables A y B (sumandos). La ROM tendrá 4 posiciones de memoria con 2 líneas de bit, una para cada función S y C. Esto es, el tamaño de la memoria es 4 palabras de 2 bits cada una (4\*2).

Para seguir una estructura NOR, las líneas de bit se conectan a  $V_{DD}$  mediante resistencias de pull-up (o cargas PMOS con su entrada conectada a masa). Se establecerán transistores de contacto en la intersección de la línea de bit ( $B_L$ ) con la línea de palabra ( $W_L$ ) correspondiente a los minitérminos de la función. Finalmente, situaremos inversores en las salidas.

